Infineon, Gate Driver, 600 mA 8-Pin 200 V, SOIC

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 รีล รีลละ 2500 ชิ้น)*

THB36,970.00

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB39,557.50

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 22 พฤษภาคม 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อม้วน*
2500 - 2500THB14.788THB36,970.00
5000 - 5000THB14.345THB35,862.50
7500 +THB13.771THB34,427.50

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
258-4002
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
IRS2008STRPBF
ผู้ผลิต:
Infineon
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Infineon

Product Type

Gate Driver Module

Output Current

600mA

Pin Count

8

Package Type

SOIC

Fall Time

30ns

Driver Type

Gate Driver

Rise Time

170ns

Minimum Supply Voltage

25V

Maximum Supply Voltage

200V

Minimum Operating Temperature

-40°C

Maximum Operating Temperature

150°C

Standards/Approvals

RoHS Compliant

Series

IRS

Automotive Standard

No

The Infineon half-bridge driver is a high voltage, high speed power MOSFET and IGBT driver with dependent high and low side referenced output channels. Proprietary HVIC and latch immune CMOS technologies enable ruggedized monolithic construction. The logic input is compatible with standard CMOS or LSTTL output, down to 3.3 V logic. The output drivers feature a high pulse current buffer stage designed for minimum driver cross conduction. The floating channel can be used to drive an N-channel power MOSFET or IGBT in the high side configuration which operates up to 200 V. Propagation delays are matched to simplify the HVIC’s use in high frequency applications.

Gate drive supplies up to 20 V per channel

Under voltage lockout for VCC, VBS

Tolerant to negative transient voltage

Designed for use with bootstrap power supplies

Cross-conduction prevention logic

Matched propagation delay for both channels

Internal set dead time

High-side output in phase with input

ลิงก์ที่เกี่ยวข้อง