Infineon, Gate Driver, 600 mA 8-Pin 625 V, SOIC

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 หลอด หลอดละ 95 ชิ้น)*

THB4,340.17

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB4,643.98

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
มีในสต็อก
  • 3,705 ชิ้นพร้อมจัดส่งจากคลังสินค้าต่างประเทศ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อหลอด*
95 - 95THB45.686THB4,340.17
190 - 190THB44.316THB4,210.02
285 - 475THB42.543THB4,041.59
570 - 950THB40.416THB3,839.52
1045 +THB37.991THB3,609.15

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
257-5578
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
IRS2103SPBF
ผู้ผลิต:
Infineon
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Infineon

Product Type

Gate Driver

Output Current

600mA

Pin Count

8

Fall Time

35ns

Package Type

SOIC

Driver Type

Gate Driver

Rise Time

70ns

Minimum Supply Voltage

10V

Maximum Supply Voltage

625V

Minimum Operating Temperature

-40°C

Maximum Operating Temperature

150°C

Series

IRS2103

Standards/Approvals

RoHS

Automotive Standard

No

The Infineon half bridge driver is a high voltage, high speed power MOSFET and IGBT drivers with dependent high- and low-side referenced output channels. Proprietary HVIC and latch immune CMOS technologies enable ruggedized monolithic construction. The logic input is compatible with standard CMOS or LSTTL output, down to 3.3 V logic. The output drivers feature a high pulse current buffer stage designed for minimum driver cross conduction. The floating channel can be used to drive an N-channel power MOSFET or IGBT in the high-side configuration which operates up to 600 V.

Floating gate driver designed for bootstrap operation

Fully operational to +600 V

Tolerant to negative transient voltage, dV/dt immune

Gate drive supply range from 10 V to 20 V

Under voltage lockout

33 V, 5 V, and 15 V logic input compatible

Cross-conduction prevention logic

Matched propagation delay for both channels

Internal set dead time

High-side output in phase with HIN input

Low-side output out of phase with LIN input


ลิงก์ที่เกี่ยวข้อง