onsemi, Logic Level Translator Translator 2 LVPECL/LVDS to LVTTL, 8-Pin TSSOP

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 หลอด หลอดละ 100 ชิ้น)*

THB25,571.10

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB27,361.10

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
คำสั่งซื้อมูลค่าต่ำกว่า THB2,500.00 (ไม่รวมภาษีมูลค่าเพิ่ม) ค่าจัดส่งเพียง THB250.00
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 10 สิงหาคม 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อหลอด*
100 - 100THB255.711THB25,571.10
200 - 300THB250.153THB25,015.30
400 +THB244.594THB24,459.40

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
186-8834
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
MC100EPT26DTG
ผู้ผลิต:
onsemi
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

onsemi

Direction Type

Uni-Directional

Product Type

Logic Level Translator

Maximum Propagation Delay Time @ CL

800ps

Mount Type

Surface

Package Type

TSSOP

Number of Elements per Chip

2

Output Type

TTL

Pin Count

8

Logic Function

Translator

Maximum Low Level Output Current

24mA

Minimum Supply Voltage

3.6V

Maximum High Level Output Current

-3mA

Maximum Supply Voltage

3.6V

Translation

LVPECL/LVDS to LVTTL

Minimum Operating Temperature

-40°C

Maximum Operating Temperature

85°C

Length

3.1mm

Width

3.1 mm

Series

MC100EPT2

Standards/Approvals

No

Height

1.95mm

Automotive Standard

No

The MC100EPT26 is a 1:2 Fanout Differential LVPECL to LVTTL translator. Because LVPECL (Positive ECL) levels are used only +3.3V and ground are required. The small outline 8-lead SOIC package and the 1:2 fanout design of the EPT26 makes it Ideal for applications which require the low skew duplication of a signal in a tightly packed PC board. The VBB output allows the EPT26 to be used in a single-ended input mode. In this mode the VBB output is tied to the D0bar input for a non-inverting buffer or the D0 input for an inverting buffer. If used, the VBB pin should be bypassed to ground via a 0.01 uF capacitor.

1.4ns Typical Propagation Delay

Maximum Frequency > 275 MHz Typical

The 100 Series Contains Temperature Compensation

Operating Range: VCC = 3.0 V to 3.6 V with GND = 0 V

Open Input Default State

Safety Clamp on Inputs

24mA TTL outputs

Q Outputs will default LOW with inputs open or at VEE VBB Output

ลิงก์ที่เกี่ยวข้อง

Recently viewed