STMicroelectronics STM32MP235CAJ3 ARM Cortex A35, ARM Cortex M33 Microprocessor STM32MP23xC/F 16 bit 32 Bit, 64 Bit, ARM

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 ชิ้น)*

THB943.98

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB1,010.06

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
คำสั่งซื้อมูลค่าต่ำกว่า THB2,500.00 (ไม่รวมภาษีมูลค่าเพิ่ม) ค่าจัดส่งเพียง THB250.00
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 17 สิงหาคม 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
1 - 4THB943.98
5 +THB915.62

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
482-993
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
STM32MP235CAJ3
ผู้ผลิต:
STMicroelectronics
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

STMicroelectronics

Series

STM32MP23xC/F

Product Type

Microprocessor

Device Core

ARM Cortex A35, ARM Cortex M33

Data Bus Width

16bit

Instruction Set Architecture

32 Bit, 64 Bit, ARM V8-A, ARM V8-M

Maximum Clock Frequency

1.5GHz

Interface Type

SPI, FMC Parallel, NAND, LPDDR4, DDR3L, DDR4

Package Type

TFBGA361

Minimum Supply Voltage

1.71V

Pin Count

361

Maximum Supply Voltage

3.6V

Standards/Approvals

JEDEC

Automotive Standard

No

Number of Cores

2

COO (Country of Origin):
TW
The STMicroelectronics MPU with Dual Arm Cortex-A35 devices are based on the high-performance single or dual-core Arm Cortex-A35 64-bit RISC core operating at up to 1.5 GHz. The Cortex‑A35 processor includes a 32-Kbyte L1 instruction cache for each CPU, a 32-Kbyte L1 data cache for each CPU, and a 512-Kbyte L2 cache. The Cortex‑A35 processor uses a highly efficient 8-stage in-order pipeline that has been extensively optimized to provide full Armv8-A features while maximizing area and power efficiency.

Internal temperature sensors

Low power consumption

Clock management

Digital parallel interface up to 16 bit input or output

Two Octo-SPI memory interfaces

DDR memory retention in Standby mode

Controls for PMIC companion chip

ลิงก์ที่เกี่ยวข้อง