Nexperia, 2 2-Input AND Schmitt Trigger Input Logic Gate, 8-Pin VSSOP

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 รีล รีลละ 3000 ชิ้น)*

THB28,401.00

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB30,390.00

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 27 กรกฎาคม 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อม้วน*
3000 - 3000THB9.467THB28,401.00
6000 - 9000THB9.183THB27,549.00
12000 +THB8.907THB26,721.00

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
153-2845
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
74AUP2G08DC,125
ผู้ผลิต:
Nexperia
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Nexperia

Product Type

Logic Gate

Logic Function

AND

Mount Type

Surface

Number of Elements

2

Number of Inputs per Gate

2

Schmitt Trigger Input

Yes

Package Type

VSSOP

Pin Count

8

Logic Family

AUP

Input Type

CMOS

Maximum High Level Output Current

-4mA

Minimum Operating Temperature

-40°C

Maximum Propagation Delay Time @ CL

8.3ns

Maximum Operating Temperature

125°C

Height

0.85mm

Length

2.1mm

Standards/Approvals

No

Minimum Supply Voltage

0.8V

Series

74AUP2G

Maximum Supply Voltage

3.6V

Width

2.4 mm

Maximum Low Level Output Current

4mA

Automotive Standard

No

Output Type

ECL

Low-power dual 2-input AND gate, The 74AUP2G08 provides the dual 2-input AND function. Schmitt-trigger action at all inputs makes the circuit tolerant to slower input rise and fall times across the entire VCC range from 0.8 V to 3.6 V. This device ensures a very low static and dynamic power consumption across the entire VCC range from 0.8 V to 3.6 V. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing a damaging backflow current through the device when it is powered down.

Wide supply voltage range from 0.8 V to 3.6 V

High noise immunity

Low static power consumption, ICC = 0.9 μA (maximum)

Latch-up performance exceeds 100 mA per JESD78 Class II

Inputs accept voltages up to 3.6 V

Low noise overshoot and undershoot < 10 % of VCC

IOFF circuitry provides partial power-down mode operation

Multiple package options

ลิงก์ที่เกี่ยวข้อง