Nexperia 74LVC573APW,118 8-Bit Octal D Type Latch, Transparent, 3 State, 20-Pin TSSOP

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 แพ็ค แพ็คละ 25 ชิ้น)*

THB212.275

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB227.125

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
คำสั่งซื้อมูลค่าต่ำกว่า THB2,500.00 (ไม่รวมภาษีมูลค่าเพิ่ม) ค่าจัดส่งเพียง THB250.00
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 28 สิงหาคม 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อแพ็ค*
25 - 600THB8.491THB212.28
625 - 1225THB8.279THB206.98
1250 +THB8.151THB203.78

*ตัวบ่งบอกราคา / price indicative

ตัวเลือกบรรจุภัณฑ์ / Packaging Options :
RS Stock No.:
170-5424
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
74LVC573APW,118
ผู้ผลิต:
Nexperia
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Nexperia

Logic Family

74LVC

Product Type

Octal D Type Latch

Latch Mode

Transparent

Logic Function

D Type

Number of Bits

8

Number of Channels

8

Output Type

3 State

Polarity

Non-Inverting

Mount Type

Surface

Package Type

TSSOP

Minimum Supply Voltage

1.2V

Pin Count

20

Maximum Supply Voltage

3.6V

Minimum Operating Temperature

-40°C

Maximum Operating Temperature

125°C

Standards/Approvals

No

Height

0.95mm

Length

6.6mm

Series

74LVC

Width

4.5 mm

Automotive Standard

No

COO (Country of Origin):
CN
The 74LVC573A consists of eight D-type transparent latches, featuring separate D-type inputs for each latch and 3-state true outputs for bus-oriented applications. A Latch Enable (LE) input and an Output Enable (OE) input are common to all internal latches. When LE is HIGH, data at the Dn inputs enters the latches. In this condition, the latches are transparent, that is, a latch output will change each time its corresponding D-input changes.

Mixed 5 V and 3.3 V applications

Save board space

Low cost Interface solutions

Improved signal integrity for complex layouts

Wide supply voltage range

Low propagation delay

Overvoltage tolerant

Source termination

Low input threshold

CMOS low power

Memory controllers

Backplane interfaces

ลิงก์ที่เกี่ยวข้อง