STMicroelectronics MOSFET Gate Driver, 4 A 36-Pin 5.5 V, SO-36W

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 รีล รีลละ 1000 ชิ้น)*

THB111,048.00

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB118,821.00

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
หมดสต็อกชั่วคราว
  • จะส่งได้หลังจากวันที่ 11 กันยายน 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อม้วน*
1000 - 1000THB111.048THB111,048.00
2000 - 2000THB110.66THB110,660.00
3000 +THB110.272THB110,272.00

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
239-5533
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
STGAP2SICDTR
ผู้ผลิต:
STMicroelectronics
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

STMicroelectronics

Product Type

MOSFET

Output Current

4A

Pin Count

36

Fall Time

30ns

Package Type

SO-36W

Driver Type

MOSFET

Minimum Supply Voltage

3.1V

Maximum Supply Voltage

5.5V

Minimum Operating Temperature

-40°C

Maximum Operating Temperature

125°C

Standards/Approvals

No

Series

STGAP

Automotive Standard

No

The STMicroelectronics STGAP2SiCD is a dual gate driver for SiC MOSFETs which provides galvanic isolation between each gate driving channel and the low voltage control and interface circuitry. The gate driver is characterized by 4 A current capability and rail-to-rail outputs, making it suitable for mid and high power applications such as power conversion and industrial motor drivers inverters. The separated output pins allow to independently optimize turn-on and turn-off by using dedicated gate resistors, while the Miller CLAMP function allows avoiding gate spikes during fast commutations in half-bridge topologies. The device integrates protection functions: dedicated SD and BRAKE pins are available, UVLO and thermal shutdown are included to easily design high reliability systems.

4 A Miller CLAMP

UVLO function

Configurable interlocking function

Dedicated SD and BRAKE pins

Gate driving voltage up to 26 V

3.3 V, 5 V TTL/CMOS inputs with hysteresis

Temperature shutdown protection

Standby function

6 kV galvanic isolation

Wide Body SO-36W

In half-bridge topologies the interlocking function prevents outputs from being high at the same time, avoiding shoot-through conditions in case of wrong logic input commands. The interlocking function can be disabled by a dedicated configuration pin, allowing independent and parallel operation of the two channels. The input to output propagation delay results are contained within 75 ns, providing high PWM control accuracy. A standby mode is available in order to reduce idle power consumption.

ลิงก์ที่เกี่ยวข้อง