Nexperia 1 Flip Flop IC 74LVC, D Type, 20-Pin TSSOP

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย 625 ชิ้น (จัดส่งเป็นม้วน)*

THB6,566.875

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB7,026.25

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
มีในสต็อก
  • 2,500 ชิ้นพร้อมจัดส่งจากคลังสินค้าต่างประเทศ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง

ชิ้น
ต่อหน่วย
625 - 1225THB10.507
1250 +THB10.296

*ตัวบ่งบอกราคา / price indicative

ตัวเลือกบรรจุภัณฑ์ / Packaging Options :
RS Stock No.:
170-5348P
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
74LVC273PW,118
ผู้ผลิต:
Nexperia
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Nexperia

Product Type

Flip Flop IC

Logic Family

74LVC

Input Type

Single Ended

Output Type

D Type

Clock Frequency

150MHz

Polarity

Non-Inverting

Mount Type

Surface

Package Type

TSSOP

Minimum Supply Voltage

1.65V

Maximum Supply Voltage

3.6V

Pin Count

20

Maximum Propagation Delay Time @ CL

10.5ns

Minimum Operating Temperature

-40°C

Trigger Type

Positive Edge

Flip-Flop Type

D Flip-Flop

Maximum Operating Temperature

125°C

Number of Elements per Chip

1

Standards/Approvals

No

Length

6.6mm

Height

0.95mm

Automotive Standard

No

COO (Country of Origin):
CN
The 74LVC273 has eight edge-triggered, D-type flip-flops with individual Dn inputs and Qn outputs. The common clock (CP) and Master reset (MR) inputs load and reset (clear) all flip-flops simultaneously. The state of each Dn input, one set-up time before the LOW-to-HIGH clock transition, is transferred to the corresponding output (Qn) of the flip-flop. All outputs will be forced LOW independently of clock or data inputs by a LOW voltage level on the MR input.

Mixed 5 V and 3.3 V applications

Improved signal integrity with integrated termination resistors

High noise immunity

Flow through pin out for easy layout

Wide supply voltage range

Low propagation delay

Overvoltage tolerant input options

Integrated source termination resistor options

Bus hold options

Frequency division

Controlled delays

Interface between asynchronous and synchronous systems

ลิงก์ที่เกี่ยวข้อง