Microchip Complex Programmable Logic Device ATF15xx EEPROM 128 Cells, 80 I/O, 15 ns 14 Labs, In System Programmability

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 ถาด ถาดละ 90 ชิ้น)*

THB24,804.09

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB26,540.37

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
คำสั่งซื้อมูลค่าต่ำกว่า THB2,500.00 (ไม่รวมภาษีมูลค่าเพิ่ม) ค่าจัดส่งเพียง THB250.00
หมดสต็อกชั่วคราว
  • 90 ชิ้นจะส่งได้หลังจากวันที่ 07 เมษายน 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อถาด*
90 - 90THB275.601THB24,804.09
180 - 270THB269.537THB24,258.33
360 +THB263.75THB23,737.50

*ตัวบ่งบอกราคา / price indicative

RS Stock No.:
177-3435
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
ATF1508ASV-15AU100
ผู้ผลิต:
Microchip
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Microchip

Product Type

Complex Programmable Logic Device

Series

ATF15xx

Number of Macro Cells

128

Number of User I/Os

80

Maximum Propagation Delay Time

15ns

Memory Type

EEPROM

Number of Logic Blocks/Elements

14

In System Programmability

Yes

Mount Type

Surface

Package Type

TQFP

Pin Count

100

Minimum Operating Temperature

-40°C

Minimum Supply Voltage

3V

Maximum Operating Temperature

85°C

Maximum Supply Voltage

3.6V

Individual Output Enable Control

Yes

Length

14.1mm

Width

14.1 mm

Height

1.05mm

Standards/Approvals

No

Maximum Operating Frequency

77MHz

Automotive Standard

No

Re-programmability Support

Yes

Microchip Technology CPLD


The Microchip Technology Atmel family, TQFP package, surface mount, 100-pin, high performance, a high-density complex programmable logic device (CPLD) is an electrically erasable device. It has a voltage rating between 3.3V and 5V. The (CPLD) is designed with 128 logic macrocells and up to 100 inputs. This device easily integrates logic from several TTL, SSI, MSI, LSI and classic PLDs.

Features and Benefits


• 14 logic block elements

• 80 bidirectional I/O pins and four dedicated input pins depending on the type of device package selected

• Advanced EE technology

• Advanced power management

• D/T/Latch configurable flip flops

• EEPROM memory type

• Green (Pb/Halide-free) package options

• In-system programmability (ISP) via JTAG

• Integrated power-on reset and brown-out reset

• JTAG boundary scan testing

• Operating frequency is 77MHz

• Operating temperature ranges between -40°C and 85°C

• Pin-to-pin delay is 7.5ns

• Propagation delay is 15ns

• Security fuse feature

• Three global clock pins

Applications


• Digital designs

• Electronic product designers

ลิงก์ที่เกี่ยวข้อง

Recently viewed