Nexperia 74LVC8T245BZX Logic Level Translator, 8-Bit Non-Inverting TTL, 24-Pin SOT-8024

รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า

มีส่วนลดเมื่อซื้อจำนวนมาก

ยอดรวมย่อย (1 แพ็ค แพ็คละ 10 ชิ้น)*

THB368.01

(ไม่รวมภาษีมูลค่าเพิ่ม)

THB393.77

(รวมภาษีมูลค่าเพิ่ม)

Add to Basket
เลือกหรือพิมพ์จำนวน
มีในสต็อก
  • เพิ่มอีก 30 ชิ้นจะส่งได้หลังจากวันที่ 23 กุมภาพันธ์ 2569 ไปอีกประมาณ 7 วันทำการ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น
ต่อหน่วย
ต่อแพ็ค*
10 - 40THB36.801THB368.01
50 - 90THB35.586THB355.86
100 - 240THB34.412THB344.12
250 - 990THB33.277THB332.77
1000 +THB32.179THB321.79

*ตัวบ่งบอกราคา / price indicative

ตัวเลือกบรรจุภัณฑ์ / Packaging Options :
RS Stock No.:
243-4424
หมายเลขชิ้นส่วนของผู้ผลิต / Mfr. Part No.:
74LVC8T245BZX
ผู้ผลิต:
Nexperia
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด

Brand

Nexperia

Logic Family

74LVC

Product Type

Logic Level Translator

Logic Function

Translating Transceiver

Number of Channels

8

Polarity

Non-Inverting

Mount Type

Surface

Package Type

SOT-8024

Pin Count

24

Minimum Supply Voltage

3V

Input Level

TTL

Maximum Supply Voltage

5.5V

Minimum Operating Temperature

-40°C

Maximum Propagation Delay Time @ CL

4.1ns

Output Level

TTL

Maximum Operating Temperature

125°C

Maximum High Level Output Current

24mA

Maximum Low Level Output Current

24mA

Height

0.48mm

Standards/Approvals

RoHS

Length

2mm

Series

74LVC8T245

Width

3.2 mm

Automotive Standard

No

Output Type

3 State

The Nexperia 8-bit dual supply translating transceivers with 3-state outputs that enable bidirectional level translation. They feature two data input-output ports (pins An and Bn), a direction control input (DIR), an output enable input (OE) and dual supply pins (VCC(A) and VCC(B)). Both VCC(A) and VCC(B) can be supplied at any voltage between 1.2 V and 5.5 V making the device suitable for translating between any of the low voltage nodes (1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V and 5.0 V). Pins An, OE and DIR are referenced to VCC(A) and pins Bn are referenced to VCC(B). A HIGH on DIR allows transmission from An to Bn and a LOW on DIR allows transmission from Bn to An.

Suspend mode

Latch-up performance exceeds 100 mA per JESD 78B Class II

±24 mA output drive (VCC = 3.0 V)

Inputs accept voltages up to 5.5 V

Low power consumption 30 μA maximum ICC

IOFF circuitry provides partial Power-down mode operation

Specified from -40 °C to +85 °C and -40 °C to +125 °C

The output enable input (OE) can be used to disable the outputs so the buses are effectively isolated. The devices are fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing any damaging backflow current through the device when it is powered down. In suspend mode when either VCC(A) or VCC(B) are at GND level, both A port and B port are in the high-impedance OFF-state. Active bus hold circuitry in the 74LVCH8T245 holds unused or floating data inputs at a valid logic level.

ลิงก์ที่เกี่ยวข้อง

Recently viewed