Toshiba, Decoder, 16-Pin SOIC
- RS Stock No.:
- 171-3556P
- หมายเลขชิ้นส่วนของผู้ผลิต:
- 74HC138D
- ผู้ผลิต:
- Toshiba
รูปภาพประกอบสินค้าเป็นเพียงรูปภาพใกล้เคียงเท่านั้น กรุณาอ่านรายละเอียดสินค้า
มีส่วนลดเมื่อซื้อจำนวนมาก
ยอดรวมย่อย 650 ชิ้น (จัดส่งเป็นม้วน)*
THB6,093.75
(ไม่รวมภาษีมูลค่าเพิ่ม)
THB6,520.15
(รวมภาษีมูลค่าเพิ่ม)
ส่งฟรีหากซื้อเกิน ฿2,500.00
มีในสต็อก
- 8,500 ชิ้นพร้อมจัดส่งจากคลังสินค้าต่างประเทศ
ต้องการสินค้าเพิ่มหรือไม่ ระบุจำนวนและคลิก ‘ตรวจสอบวันจัดส่ง’ เพื่อดูข้อมูลเพิ่มเติมเกี่ยวกับสต็อกสินค้าและการจัดส่ง
ชิ้น | ต่อหน่วย |
|---|---|
| 650 - 1200 | THB9.375 |
| 1250 + | THB9.203 |
*price indicative
- RS Stock No.:
- 171-3556P
- หมายเลขชิ้นส่วนของผู้ผลิต:
- 74HC138D
- ผู้ผลิต:
- Toshiba
ข้อมูลทางเทคนิค
Technical data sheets
Legislation and Compliance
Product Details
ค้นหาผลิตภัณฑ์ที่คล้ายกันโดยเลือกคุณลักษณะอย่างน้อยหนึ่งรายการ
เลือกทั้งหมด | คุณลักษณะ | ค่า |
|---|---|---|
| Brand | Toshiba | |
| Logic Family | 74HC | |
| Product Type | Decoder | |
| Logic Function | Decoder | |
| Number of Inputs | 3 | |
| Mount Type | Surface | |
| Package Type | SOIC | |
| Pin Count | 16 | |
| Number of Outputs | 34 | |
| Minimum Supply Voltage | 2V | |
| Maximum Supply Voltage | 6V | |
| Minimum Operating Temperature | 125°C | |
| Maximum Operating Temperature | -40°C | |
| Standards/Approvals | No | |
| Height | 1.75mm | |
| Series | 74HC | |
| Length | 10.2mm | |
| Width | 4 mm | |
| Automotive Standard | No | |
| เลือกทั้งหมด | ||
|---|---|---|
Brand Toshiba | ||
Logic Family 74HC | ||
Product Type Decoder | ||
Logic Function Decoder | ||
Number of Inputs 3 | ||
Mount Type Surface | ||
Package Type SOIC | ||
Pin Count 16 | ||
Number of Outputs 34 | ||
Minimum Supply Voltage 2V | ||
Maximum Supply Voltage 6V | ||
Minimum Operating Temperature 125°C | ||
Maximum Operating Temperature -40°C | ||
Standards/Approvals No | ||
Height 1.75mm | ||
Series 74HC | ||
Length 10.2mm | ||
Width 4 mm | ||
Automotive Standard No | ||
The 74HC138D is a high speed CMOS 3-to-8 DECODER fabricated with silicon gate C2MOS technology. It achieves the high speed operation similar to equivalent LSTTL while maintaining the CMOS low power dissipation. When the device is enabled, 3 Binary Select inputs (A, B and C) determine which one of the outputs (Y0 - Y7) will go low. When enable input G1 is held low or either G2A or G2B is held high, decoding function is inhibited and alloutputs go high.G1, G2A, and G2B inputs are provided to ease cascade connection and for use as an address decoder for memory systems. All inputs are equipped with protection circuits against static discharge or transient excess voltage
High speed: tpd = 16 ns (typ.) at VCC = 5 V
Low power dissipation: ICC = 4.0 μA (max) at Ta = 25
Balanced propagation delays: tPLH ≈ tPHL
Wide operating voltage range: VCC(opr) = 2.0 to 6.0 V
